eda的單片機接口技術(shù)設(shè)計.doc
約15頁DOC格式手機打開展開
eda的單片機接口技術(shù)設(shè)計,eda的單片機接口技術(shù)設(shè)計本文共計15頁,6981字;摘要超大規(guī)模集成電路技術(shù)的迅猛發(fā)展,促進了eda技術(shù)的發(fā)展。實驗開發(fā)系統(tǒng)作為eda技術(shù)的一個重要部分,一般都使用cpld作為監(jiān)控芯片,只能做驗證性實驗,而本實驗開發(fā)系統(tǒng)是采用單片機對cpld器件進行監(jiān)控的綜合實驗開發(fā)系統(tǒng),具有靈活性強,功能擴展方便??赏瓿沙R?guī)數(shù)字邏...
內(nèi)容介紹
此文檔由會員 霜天盈月 發(fā)布EDA的單片機接口技術(shù)設(shè)計
本文共計15頁,6981字;
摘 要
超大規(guī)模集成電路技術(shù)的迅猛發(fā)展,促進了EDA技術(shù)的發(fā)展。實驗開發(fā)系統(tǒng)作為EDA技術(shù)的一個重要部分,一般都使用CPLD作為監(jiān)控芯片,只能做驗證性實驗,而本實驗開發(fā)系統(tǒng)是采用單片機對CPLD器件進行監(jiān)控的綜合實驗開發(fā)系統(tǒng),具有靈活性強,功能擴展方便??赏瓿沙R?guī)數(shù)字邏輯電路實驗,單片機原理及應(yīng)用技術(shù)實驗,以及由Altera、Lattice、Xilinx公司提供的EDA設(shè)計開發(fā)軟件MAX+Pluse Ⅱ、ISP synario、Foundation Series支持的CPLD器件在系統(tǒng)可編程實驗。
本論文還詳細介紹了單片機與CPLD器件的接口方法。
關(guān)鍵詞 單片機接口技術(shù),CPLD,EDA
Abstract
The fast and fierce development of the large-scale integrated circuit technique of promoted the development of technique EDA.Experiment development the system be used as EDA technique an importance the part, and generally and all use the CPLD conduct and actions to supervise and control the slice, to can make to verify the sex experiment, but this experiment development the system adopt the
目 錄
摘要••••••••••••••••••••••••••••••••••••••••••••••••Ⅰ
ABSTRACT••••••••••••••••••••••••••••••••••••••••••Ⅱ
第一章 緒論•••••••••••••••••••••••••••••••••••••••••3
第二章 系統(tǒng)方案設(shè)計••••••••••••••••••••••••••••••••••3
2.1 EDA技術(shù)概述 ••••••••••••••••••••••••••••••4
2.2 系統(tǒng)方案設(shè)計與實現(xiàn)••••••••••••••••••••••••••4
2.3 系統(tǒng)設(shè)計進展及長遠規(guī)劃••••••••••••••••••••••5
第三章 系統(tǒng)硬件設(shè)計與實現(xiàn)••••••••••••••••••••••••••••6
3.1 地址產(chǎn)生電路的設(shè)計•••••••••••••••••••••••••6
3.2 鍵盤顯示電路的設(shè)計•••••••••••••••••••••••••6
3.3 CPLD與單片機電路接口的設(shè)計••••••••••••••••6
3.4 硬件測試模塊的設(shè)計 ••••••••••••••••••••••••6
第四章 系統(tǒng)軟件設(shè)計與實現(xiàn)••••••••••••••••••••••••••••7
4.1 系統(tǒng)資源的分配••••••••••••••••••••••••••••7
4.2 系統(tǒng)的程序流程圖••••••••••••••••••••••••••7
4.3 鍵盤功能鍵介紹•••••••••••••••••••••••••••10
第五章 實驗實例•••••••••••••••••••••••••••••••••••••11
5.1 74LS138譯碼器的設(shè)計••••••••••••••••••••••11
5.2 十進制計數(shù)器的設(shè)計••••••••••••••••••••••••12
第六章 電路的調(diào)試•••••••••••••••••••••••••••••••••••14
6.1 設(shè)計電路存在的問題•••••••••••••••••••••••14
6.2 時序是保證電路正常工作最重要的因素之一••••14
附錄1:硬件系統(tǒng)框圖•••••••••••••••••••••••••••••••••14
附錄2:軟件清單••••••••••••••••••••••••••••••••••••••14
參考文獻 •••••••••••••••••••••••••••••••••••••••••••15
部分參考文獻
[1] 張俊濤 陳小莉。EDA實驗開發(fā)板的研制?!冬F(xiàn)代電子技術(shù)》2002年第2期總第133期
[2] 長沙三知電子有限公司?!禛YH—I型現(xiàn)代電子系統(tǒng)綜合設(shè)計實驗儀使用技術(shù)說明書》2000年6月
[3] 徐志軍,徐光輝?!禖PLD/FPGA的開發(fā)與應(yīng)用》北京:電子工業(yè)出版社 2002
[4] 全國大學(xué)生電子設(shè)計競賽組委會?!兜谒膶萌珖髮W(xué)生電子設(shè)計競賽獲獎作品選編(1999)》北京:北京理工大學(xué)出版社 2001
[5] 劉篤仁 楊萬海?!对谙到y(tǒng)可編程技術(shù)及其器件原理與應(yīng)用》西安:西安電子科技大學(xué)出版社 1999