-
畢業(yè)設(shè)計 基于FPGA的直接數(shù)字頻率合成器的設(shè)計
摘 要
在頻率合成領(lǐng)域,常用的頻率合成技術(shù)有直接模擬合成、模擬鎖相環(huán)、小數(shù)分頻鎖相環(huán)等,直接數(shù)字頻率合成(Direct Digital Frequency Synthesis ,DDFS,簡稱DDS)是近年來的新的頻率合成技術(shù)。DDS以穩(wěn)定度高的參考時鐘為參考源,通過精密的相位累加器和數(shù)..
-
基于FPGA的液晶顯示接口電路設(shè)計
目 錄
摘 要 ……………………………………………………………………………………………………… 1
Abstract ……………………………………………………………………………………………………2
1 緒論 ……………………………………………………………..
-
畢業(yè)設(shè)計論文 基于MCU和FPGA的數(shù)字式相位測量儀的設(shè)計
摘 要
該設(shè)計采用單片機與FPGA相結(jié)合的電路實現(xiàn)方案,很好地發(fā)揮了FPGA運算速度快、資源豐富、編程方便的特點,并利用了單片機較強的運算、控制功能,使得整個系統(tǒng)模塊化、硬件電路簡單、使用操作方便。文章主要介紹設(shè)計方案的論證、系統(tǒng)硬件和..
-
畢業(yè)設(shè)計 基于FPGA的無陀螺捷聯(lián)慣性導(dǎo)航系統(tǒng)設(shè)計
摘要
無陀螺捷聯(lián)導(dǎo)慣性航導(dǎo)航系統(tǒng)(GFSINS)是指舍棄陀螺儀而直接把加速度計安裝在載體上,通過對加速度計輸出的比力信號進行解算從而得到導(dǎo)航參數(shù)的慣性導(dǎo)航系統(tǒng)。捷聯(lián)慣導(dǎo)系統(tǒng)同平臺式慣導(dǎo)系統(tǒng)相比具有可靠性高、壽命長、節(jié)省體積空間等優(yōu)點。無陀螺捷聯(lián)慣導(dǎo)..
-
畢業(yè)設(shè)計 基于FPGA的高精度數(shù)字頻率計測頻系統(tǒng)的設(shè)計
基于FPGA的高精度數(shù)字頻率計測頻系統(tǒng)的設(shè)計
The design of frequency of high-precision digital measuring frequency system
摘 要:
介紹了一種利用EDA技術(shù)設(shè)計的數(shù)字頻率計。目前流行的EDA 軟件平臺是美..
-
畢業(yè)設(shè)計 基于FPGA的串行通訊設(shè)計
基于FPGA的串行通訊設(shè)計
摘 要
FPGA是大規(guī)模集成電路技術(shù)發(fā)展的產(chǎn)物,是一種半定制的集成電路。與單片機相比FPGA的運行速度快并且有處理更復(fù)雜功能的能力。FPGA結(jié)合計算機軟件技術(shù)(EDA技術(shù))可以快速、方便地構(gòu)建數(shù)字系統(tǒng)。通用異步接收發(fā)送器(UART)是一種短距離串行傳輸接口..
-
畢業(yè)設(shè)計 基于FPGA的FIR數(shù)字濾波器的設(shè)計
基于FPGA的FIR數(shù)字濾波器的設(shè)計
摘要
在現(xiàn)代電子系統(tǒng)中,F(xiàn)IR數(shù)字濾波器以其良好的線性特性被廣泛使用,屬于數(shù)字信號處理的基本模塊之一。在工程實踐中,往往要求對信號處理要有實時性和靈活性,而己有的一些軟件和硬件實現(xiàn)方式則難以同時達到這兩方面的要求。隨著可編程..
-
畢業(yè)論文 通用型FPGA開發(fā)板設(shè)計
摘要
近年來,F(xiàn)PGA應(yīng)用技術(shù)發(fā)展迅速,由此產(chǎn)生了對FPGA開發(fā)應(yīng)用人才的迫切需求。因此,掌握FPGA的發(fā)展現(xiàn)狀,了解FPGA的功能應(yīng)用尤為重要。運用protel開發(fā)軟件,通過對通用型FPGA開發(fā)板的原理圖設(shè)計與PCB印制電路板的制作,深入了解FPGA的接口功能與拓展電路的功能原理及應(yīng)用,對出..
-
畢業(yè)論文 基于FPGA的UART設(shè)計
摘要
通用串口是遠(yuǎn)程通信接口,在數(shù)字系統(tǒng)使用很普遍,是一個很重要的部件。本論文使用Verilog HDL 語言描述硬件功能,利用QuartusII 5.0在 FPGA 芯片上的綜合描述,采用模塊化設(shè)計方法設(shè)計UART(通用異步收發(fā)器)的各個模塊。其中包括波特發(fā)生器,程序控..