fir數(shù)字濾波器的fpga實現(xiàn).doc
fir數(shù)字濾波器的fpga實現(xiàn),fir數(shù)字濾波器的fpga實現(xiàn)目 錄摘要1關(guān)鍵詞1abstract1key words1引 言21 數(shù)字濾波器31.1 數(shù)字濾波器的基本概述31.1.1 數(shù)字濾波器的分類31.1.2 數(shù)字濾波器的技術(shù)要求31.1.3 數(shù)字濾波器的設(shè)計概述41.2 fir 濾波器的原理及結(jié)構(gòu)41.2.1 fir濾波器的特點41.2.2 ...
內(nèi)容介紹
此文檔由會員 愛上傳 發(fā)布FIR數(shù)字濾波器的FPGA實現(xiàn)
目 錄
摘要 1
關(guān)鍵詞 1
ABSTRACT 1
KEY WORDS 1
引 言 2
1 數(shù)字濾波器 3
1.1 數(shù)字濾波器的基本概述 3
1.1.1 數(shù)字濾波器的分類 3
1.1.2 數(shù)字濾波器的技術(shù)要求 3
1.1.3 數(shù)字濾波器的設(shè)計概述 4
1.2 FIR 濾波器的原理及結(jié)構(gòu) 4
1.2.1 FIR濾波器的特點 4
1.2.2 線性相位FIR濾波器 5
1.3 FIR濾波器的設(shè)計 6
1.3.1窗函數(shù)法設(shè)計原理 6
1.3.2幾種常用的窗函數(shù) 7
1.3.3海明窗簡介 8
2 可編程邏輯器件概述 9
2.1 可編程邏輯器件的發(fā)展歷程 9
2.2 FPGA簡介 10
2.2.1 FPGA的基本結(jié)構(gòu) 10
2.2.2 可編程邏輯器件的設(shè)計方法及流程 11
3 基于QUARTUSⅡ軟件設(shè)計FIR濾波器 12
3.1 設(shè)計環(huán)境及工具介紹 12
3.1.1開發(fā)環(huán)境QuartusⅡ 12
3.1.2 DSP Builder簡介 14
3.1.3 MATLAB介紹及FIR系數(shù)生成 15
3.2 FIR濾波器電路軟件設(shè)計及模擬仿真 17
4 基于FPGA芯片硬件實現(xiàn)FIR濾波器 19
4.1 CYCLONE芯片介紹 19
4.2 A/D、D/A轉(zhuǎn)換電路的描述 20
4.2.1 TCL5510簡介 20
4.2.2 TCL5602簡介 22
4.3 FIR濾波器硬件實現(xiàn) 23
4.4 測試結(jié)果 24
結(jié)語 29
致謝 29
參考文獻 30
FIR數(shù)字濾波器的FPGA實現(xiàn)
摘要:隨著科技的發(fā)展,電子電路的設(shè)計正逐漸擺脫傳統(tǒng)的設(shè)計模式,而采用FPGA(現(xiàn)場可編程門陣列)來設(shè)計電子電路正成為設(shè)計的趨勢。在數(shù)字信號處理中,濾波占有重要的地位。有限長沖激響應(yīng)(FIR)濾波器由于只有零點、系統(tǒng)穩(wěn)定,便于實現(xiàn)FFT算法、運算速度快、線性相位的特性和設(shè)計更為靈活等突出優(yōu)點而在工程實際中獲得廣泛應(yīng)用。本文將利用窗函數(shù)法的設(shè)計原理來得到算法,在QuartusⅡ開發(fā)軟件上對設(shè)計進行編譯,生成代碼。把編譯代碼下載到硬件開發(fā)板上并進行測試。從而完成對FIR數(shù)字濾波器的FPGA實現(xiàn)。
關(guān)鍵詞:FPGA FIR濾波器 窗函數(shù) MATLAB
The design of FIR digital filter based on FPGA
Abstract:With the development of the technology, the design of the electronic circuit is getting rid of traditional pattern,And using FPGA to design electronic circuit is becoming the trend . In the Digital signal processing, filter plays a great role. It is widely used in engineering practice because it contains only zeros,so that it has the advantage of system stable, fast FFT implementing, linearity phase,quick operation and so on.This article introduces how to use the window function of the design principles to realize the algorithm, as well as how to compile and generate code in the developing software of Quartus Ⅱ.Then the generated code is downloaded to hardware development board and tested,in order to complete the FIR digital filter realization of the FPGA.
Key words:FPGA ;FIR filter ;Windows Function ;MATLAB
TA們正在看...
- 汽車隊安全員崗位業(yè)績考核指標(biāo)表.doc
- 汽車隊安全員能力與態(tài)度考核指標(biāo)表.doc
- 汽車隊駕駛員崗位業(yè)績考核指標(biāo)表.doc
- 炊事員行為規(guī)范考核內(nèi)容表.xls
- 炊事班長行為規(guī)范考核內(nèi)容表.xls
- 片區(qū)售后服務(wù)員業(yè)績考核指標(biāo)組成表.doc
- 片區(qū)售后服務(wù)員業(yè)績考核指標(biāo)表.doc
- 片區(qū)售后服務(wù)員能力與態(tài)度考核指標(biāo)組成表.doc
- 片區(qū)售后服務(wù)員能力與態(tài)度考核指標(biāo)表.doc
- 片區(qū)售后服務(wù)站長業(yè)績考核指標(biāo)組成表.doc