數(shù)字電子鐘邏輯電路設計.doc
約11頁DOC格式手機打開展開
數(shù)字電子鐘邏輯電路設計,摘要 本次數(shù)字時鐘電路設計使用了三片74ls161二進制計數(shù)器,三片74ls160十進制計數(shù)器和一片74lsoo二輸入四與非門采用異步連接設計構成數(shù)字電子鐘。分、秒均使用60進制循環(huán)計數(shù),時使用24進制循環(huán)計數(shù)。關鍵詞 電子時鐘;清零;循環(huán)計時1設計任務及主要技術指標和要求1.1 設計任務:用中小...
內容介紹
此文檔由會員 ydiverson 發(fā)布
數(shù)字電子鐘邏輯電路設計
摘要 本次數(shù)字時鐘電路設計使用了三片74LS161二進制計數(shù)器,三片74LS160十進制計數(shù)器和一片74LSOO二輸入四與非門采用異步連接設計構成數(shù)字電子鐘。分、秒均使用60進制循環(huán)計數(shù),時使用24進制循環(huán)計數(shù)。
關鍵詞 電子時鐘;清零;循環(huán)計時
1設計任務及主要技術指標和要求
1.1 設計任務:
用中小規(guī)模集成電路設計一臺能顯示時,分,秒的數(shù)字電子鐘。
1.2 主要技術指標和要求:
1.2.1 由555定時器產(chǎn)生1Hz的標準秒信號。
1.2.2 秒、分為00~59進制計數(shù)器
1.2.3 時為00~23二十四進制計數(shù)器。